集成电路IC后端设计培训 |
培养目标 |
通过培训使学员专项技能水平达到相当于中级技术等级;掌握集成电路基本工艺设计知识、版图设计基础知识,了解半导体基础理论,能熟练使用EDA软件软件进行基本版图设计。
以SOC芯片设计流程为主线,按照不同岗位的人才技能需求,提供完整的SOC芯片设计的项目,采用公司化的项目管理方法,由工程经验丰富的工程师和项目经理授课并指导,帮助学员快速、高效掌握SOC芯片设计流程,根据职业目标,重点掌握核心工作技能,积累实际项目经验,能够更好的胜任SOC芯片设计工程师的职位。 |
培养对象 |
1.理工科背景,有志于数字集成电路设计工作的学生和转行人员;
2.需要充电,提升技术水平和熟悉设计流程的在职人员;
3.集成电路设计企业的员工内训。
|
课程特色 |
本课程以工程师职业技能需求为导向,以积累项目经验为关键,以集成电路项目为核心,曙海培训发展出一套完整的集成电路工程师培训体系,配合项目经验丰富的工程师的理论授课和项目指导,可以帮助学员快速、高效的掌握集成电路设计工程师需要的职业技能,胜任SOC系统设计工程师、IC设计工程师、IC验证工程师、DFT工程师、前端设计工程师(逻辑综合、形式验证、时序分析)、物理设计工程、版图设计工程师、FPGA/ASIC/SOC工程师等职位。 |
课程优势 |
本课程采用公司化的项目管理方法以及主流的集成电路设计EDA工具,依据芯片设计流程的岗位需求,重点培养设计、验证、DFT、物理设计、时序分析、形式验证、CAD流程、后端版图等工作技能。项目实训借助互联网,学员可以收看讲师在线视频直播,及时交流互动。曙海免费赠送授课过程中用到安装了所有工具的虚拟机,您只要打开虚拟机,随时随地可以完成老师布置的项目任务,通过项目实践练习,积累项目经验。为每位学员安排专属助教,帮助学员及时解决培训过程中遇到的问题。 |
入学要求 |
学员学习本课程应具备下列基础知识:
◆电路系统的基本概念。 |
质量保证及就业服务 |
完善的在线职业技能培训方案,专属助教一对一服务,这些措施可以确保每位学员可以快速、高效的获得芯片设计技能,积累项目经验,增加入职机会。12年积累,2000多家就业合作单位,可以把学员向企业内部推荐,为学员求职开辟绿色通道。
|
|
远程授课 |
为满足学员由于时间、地域的限制而无法参加曙海的培训,曙海网校远程培训应运而生,曙海的远程培训通过专门的远程上课软件,能和授课工程师实时互动,能达到和面授一样的效果。
曙海授课老师会免费提供技术支持,解答学员疑惑。
|
班级规模及环境--热线:4008699035 手机:15921673576/13918613812( 微信同号) |
为了保证培训效果,增加互动环节,我们坚持小班授课,每期报名人数限10人,多余人员安排到下一期进行。 |
课程特色 |
本课程以工程师职业技能需求为导向,以积累项目经验为关键,以集成电路项目为核心,曙海培训发展出一套完整的集成电路工程师培训体系,配合项目经验丰富的工程师的理论授课和项目指导,可以帮助学员快速、高效的掌握集成电路设计工程师需要的职业技能,胜任SOC系统设计工程师、IC设计工程师、IC验证工程师、DFT工程师、前端设计工程师(逻辑综合、形式验证、时序分析)、物理设计工程、版图设计工程师、FPGA/ASIC/SOC工程师等职位。 |
课程优势 |
本课程采用公司化的项目管理方法以及主流的集成电路设计EDA工具,依据芯片设计流程的岗位需求,重点培养设计、验证、DFT、物理设计、时序分析、形式验证、CAD流程、后端版图等工作技能。项目实训借助互联网,学员可以收看讲师在线视频直播,及时交流互动。曙海免费赠送授课过程中用到安装了所有工具的虚拟机,您只要打开虚拟机,随时随地可以完成老师布置的项目任务,通过项目实践练习,积累项目经验。为每位学员安排专属助教,帮助学员及时解决培训过程中遇到的问题。 |
入学要求 |
学员学习本课程应具备下列基础知识:
◆电路系统的基本概念。 |
质量保证及就业服务 |
完善的在线职业技能培训方案,专属助教一对一服务,这些措施可以确保每位学员可以快速、高效的获得芯片设计技能,积累项目经验,增加入职机会。12年积累,2000多家就业合作单位,可以把学员向企业内部推荐,为学员求职开辟绿色通道。
|
上课时间和地点 |
近开课时间: 后端培训开班时间:2024年11月18日......(欢迎您垂询,视教育质量为生命!) |
实验设备 |
|
◆课时: 共3个月(每晚9:00到10:00,不影响正常工作)
☆在线远程直播授课
☆注重质量
☆边讲边练
☆合格学员免费推荐工作,新招聘信息,请点击这儿查看! |
|
|
师资团队 |
【赵老师】
大规模集成电路设计专家,10多年超大规模电路SOC芯片设计和版图设计经验,参与过DSP、GPU、DTV、WIFI、手机芯片、物联网芯片等芯片的研发。精通CMOS工艺流程、版图设计和布局布线,精通SOC芯片
设计和版图设计的各种EDA工具(如:DC/Prime Time/Encounter/Virtuoso/Calibre/Dracula/Assura),具有丰富的SOC芯片设计、验证、DFT、PD、流片经验。
熟练掌握版图设计规则并进行验证及修改;熟练掌握Unix/Linux操作系统;熟悉CMOS设计规则、物理设计以及芯片的生产流程与封装。
【王老师】
资深IC工程师,十几年集成电路IC设计经验,精通chip的规划、数字layout、analog layout和特殊电路layout。先后主持和参与了近三百颗CHIP的设计与版图Layout工作,含MCU芯片、DSP芯片、LED芯片、视频芯片、GPU芯片、通信芯片、LCD芯片、网络芯片、手机芯片等等。
从事过DAC、ADC、RF、OP、PLL、PLA、LNA、ESD、ROM、RAM等多种制程analog&digital的电路IC设计,
熟练掌握1.8V,3.3V,5V,18V,25V,40V等各种高低压混合电路的IC设计。
【张老师】
从事数字集成电路设计10余年,精通CMOS工艺流程、版图设计和布局布线,精通VERILOG,VHDL语言,
擅长芯片前端、后端设计和复杂项目实施的规划管理,其领导开发的芯片已成功应用于数个国际知名芯片厂商之产品中。丰富的芯片开发经验,对于现今主流工艺下的同步数字芯片设计技术和流程有良好把握。长期专注于内存控制器等产品的研发,拥有数颗规模超过百万门的数字芯片成功流片经验.
★更多师资力量请见曙海师资团队。 |
新优惠 |
◆在读学生凭学生证,可优惠500元。 |
质量保障 |
1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
2、课程完成后,授课老师留给学员手机和Email,保障培训效果,免费提供半年的技术支持。
3、培训合格学员可享受免费推荐就业机会。 |
集成电路IC后端设计培训 |
◆ 本课程实战演练使用Synopsys公司的DC,PT等工具,
和Cadence公司的Encounter,Virtuoso等工具,多工具联合从头至尾强化练习整个芯片的生成过程,强调实战,实战,还是实战!
◆ 免费、无保留赠送,教学过程中使用的Synopsys公司和Cadence公司的全套工具和安装方法,而且还赠送已经在VMware Linux下安装好的Synopsys公司和Cadence公司的全套工具(这套工具非常珍贵,费了老师很多心血才全部安装好),让您随时随地,打开电脑就能进行芯片的设计和练习!
◆ 赠送每个工具用到的流片厂工艺库和技术文件。
◆ 企业化项目管理方案。
◆ 专属助教一对一服务,及时回答学员学习过程中遇到的难题。 |
|
|
第一阶段
|
计算机操作系统UNIX应用基础;
集成电路设计导论及流程;
版图设计工具及使用方法;
项目设计实践(C)。 |
CMOS集成电路设计原理;
ASIC设计导论;
IC布局布线设计;
可测性设计;
项目设计实践。 |
Synopsys DC(Design Compiler) 综合
1,综合的概念
2,综合库与工具介绍
3,工作环境的设立和关键命令
4,综合前的准备工作
5,芯片逻辑代码和流片厂库的结合
6,综合的过程
7,
综合后网表的导出
8,时序SDC的导出
9,Synopsys DC 为Cadence Encounter工具所做的准备工作。
10,快速综合TCL脚本使用技巧
Cadence Encounter 布局布线
1.网表和工程库的结合
2,环境变量的设置和关键命令
3,布局布线前的准备工作
4,Synopsys DC工具和Cadence Encounter工具的衔接和配合
2.Floor plan
3.电源规划
4.布局、摆放
5.时钟树
6.布线
Cadence Virtuos 芯片焊盘和封装
1,环境变量的设置和关键命令
2,库的导入
3,快速建立工作环境的方法
4,焊盘库和工艺库的建立
5,Encounter def文件的导入
6,Encounter和Virtuoso的配合
7,芯片文件的导入
8,焊盘和封装的仿真
9,焊盘、封装与芯片的管脚规划
10,连线技巧
Synopsys PT(PrimeTime) 验证仿真
1,环境变量的设置
2,关键命令
3,仿真验证过程
4,仿真验证报告的产生
5,快速验证技巧
6,TCL脚本的使用技巧
|
|
第二阶段 |
1.Floor plan
2.电源规划
3.布局、摆放
4.时钟树
5.布线
6.RC extraction
7.静态时序分析(STA)
8.验证
1)DRC
2)lvs
3)erc
9.项目实战
10.数字后端全流程设计工具
11.相关工艺库文件
|
第三阶段 芯片后端全工具链、全流程实战演练 |
项目实战:
ARM9芯片后端设计整个流程项目实战演练,使用后端的Synopsys公司的DC,PT等工具,
和Cadence公司的Encounter,Virtuoso等工具,多工具联合从头至尾强化练习整个芯片的生成过程。 |